論文採択 IEEE ICECS 2025

M1 岡村君の国際会議論文がIEEE国際ICECS (International Conference on Electronics Circuits and Systems) 会議に採択されました。
11月にマラケシュで成果を発表します。

“A 22nm CMOS 0.26nW-Standby-Power 37GHz Ingestible OOK Transmitter for Digital Pills”

Authors: Kento Okamura, Takeshi Fujiyabu, Hisataka Maruyama, Kei Awano, You Wu, Hiroaki Kitaike, Jin Nakamura, Masaya Kaneko, Yuta Kimura, Hiroaki Nakamura, Shufan Xu, Ruilin Zhang, Kunyang Liu, Hirofumi Shinohara, Daisuke Anzai, Natsuko Inagaki, Taichi Ito and Kiichi Niitsu

論文採択 IEEE APCCAS 2025

M1 粟野君の国際会議論文がIEEE国際APCCAS (Asia Pacific Conference on Circuits and Systems) 会議に採択されました。
10月に釜山広域市で成果を発表します。

“65nm 0.0736mm2/Pixel Simultaneous Energy-Harvesting-and-Sensing 2-by-2 Self-Powered CMOS Image Sensor Pixel Array Using Self-Oscillating Voltage Doubler for Thermal-Aware Zero-Stand-by-Power Imaging”

Authors: Kei Awano, Yoshitsune Sugimura, Yuma Ota, You Wu, Keishi Ogura, Hiroaki Kitaike, Kento Okamura, Shufan Xu, Jin Nakamura, Masaya Kaneko, Yuta Kimura, Hiroaki Nakamura, Ruilin Zhang, Hirofumi Shinohara, Kunyang Liu and Kiichi Niitsu

ITC 2025 招待講演

2025年8月16日と17日にアメリカ,カリフォルニア大学サンタバーバラ校 (UCSB) で開催された Information-Theoretic Cryptography Conference (ITC) 2025 (CRYPTO 2025の併設イベント)で,上野が暗号実装へのサイドチャネル攻撃の情報理論的解析について招待講演を行いました.

Akira Ito, Rei Ueno, and Naofumi Homma, “Information-Theoretical Analysis of Side-Channel Attack and Its Countermeasure,” Information-Theoretic Cryptography Conference (ITC), 2025.

ISLPED 2025

2025年8月6-8日にアイスランド大学で開催されたIEEE/ACM International Symposium on Low Power Electronics and Design (ISLPED 2025)で以下の論文をD2のZhangくんが発表しました(発表日は8/7)。

Q. Cheng, H. Zhang, Q. Li, Y. Liang, M. Zhang, Z. Chen, R. Zhang, J. Xiong, M. Huang, L. Lin, and M. Hashimoto, “A Scalable External Memory Access and On-Chip Storage Architecture for Edge-AI Accelerators — Multi-Path Rolling Data Refresh and Layer-Wise Bank Allocation –,” Proceedings of IEEE/ACM International Symposium on Low Power Electronics and Design (ISLPED), August 2025.

IEEE Solid-State Circuits Letters 採録決定

以下の論文がIEEE Solid-State Circuits Lettersに採録されました。

Y. Gomi, A. Sato, W. Madany, K. Okada, S. Adachi, M. Itoh, and M. Hashimoto, “A 55-nm SRAM Chip Scanning Errors Every 125 ns for Event-Wise Soft Error Measurement,” in IEEE Solid-State Circuits Letters, doi: 10.1109/LSSC.2025.3589611.

IEEE Access 採録決定

以下の論文が IEEE Access に採択されました。日立製作所との共同研究の成果です。

H. Itsuji, T. Uezono, T. Toba, K. Ito and M. Hashimoto, “A Hardware-Aware Failure-Detection Method for GPU Control-Logic,” in IEEE Access, vol. 13, pp. 113890-113904, 2025, doi: 10.1109/ACCESS.2025.3584759.

論文採録 ICCAD 2025

以下の論文が ICCAD (International Conference on Computer-Aided Design) 2025 に採択されました。10月にミュンヘンで成果を発表します。

  • Quan Cheng, Huizi Zhang, Chien-Hsing Liang, Mingtao Zhang, Jing-Jia Liou, Jinjun Xiong, Longyang Lin and Masanori Hashimoto, “Tenpura: a General Transient Fault Evaluation and Scope Narrowing Platform for Ultra-Fast Reliability Analysis,” in Proceedings of International Conference on Computer-Aided Design (ICCAD), accepted.
  • Xinyi Guo, Geguang Miao, Shinichi Nishizawa, Hiromitsu Awano, Shinji Kimura, and Takashi Sato, “SOME: Symmetric One-Hot Matching Elector — A Lightweight Microsecond Decoder for Quantum Error Correction,” in Proceedings of International Conference on Computer-Aided Design (ICCAD), accepted.

DAC2025

2025年6月22日~6月25日に米国サンフランシスコで開催されたACM/IEEE Design Automation Conference (DAC) 2025にて以下の2件の研究発表を行いました (発表日は6月23日(Guo), 24日(田形))。DACは、集積回路設計におけるトップ会議です。

  • X. Guo, H. Awano, and T. Sato, “Weighted Range-Constrained Ising-Model Decoder for
    Quantum Error Correction,” in Proc. ACM/IEEE Design Automation Conference (DAC), pp.1-6, July 2025.
  • H. Tagata, T. Sato, and H. Awano, “Lookup Table-based Multiplication-free All-digital DNN Accelerator Featuring Self-Synchronous Pipeline Accumulation,” in Proc. ACM/IEEE Design Automation Conference (DAC), pp.1-6, July 2025.